随着OTNI和星形光纤网的设计完成以后会有更多的100MHz以上的具有高速信号线的板子需要设计这里将介绍高速线的一些基本概念1传输线印制电路板上的任何一条长的信号通路都可以视为一种传输线如果该线的传输延迟时间比信号上升时间短得多那么信号上升期间所产主的反射都将被淹没不再呈现过冲反冲和振铃对现时大多数的MOS电路来说由于上升时间对线传输延迟时间之比大得多所以走线可长以米计而无信号失真而对于速度较快的逻辑电路特别是超高速ECL 集成电路来说由于边沿速度的增快若无其它措施走线的长度必须大大缩短以保持信号的完整性有两种方法能使高速电路在相对长的线上工作而无严重的波形失真TTL对快速下降边沿采用肖特基二极管箝位方法使过冲量被箝制在比地电位低一个二极管压降的电平上这就减少了后面的反冲幅度较慢的上升边缘允许有过冲但它被在电平H状态下电路的相对高的输出阻抗5080所衰减此外由于电平H状态的抗扰度较大使反冲问题并不十分突出对HCT系列的器件若采用肖特基二极管箝位和串联电阻端接方法相结合其改善的效果将会更加明显
当沿信号线有扇出时在较高的位速率和较快的边沿速率下上述介绍的TTL整形方法显得有些不足因为线中存在着反射波它们在高位速率下将趋于合成从而引起信号严重失真和抗干扰能力降低因此为了解决反射问题在ECL系统中通常使用另外一种方法线阻抗匹配法用这种方法能使反射受到控制信号的完整性得到保证严格他说对于有较慢边沿速度的常规TTL和CMOS器件来说传输线并不是十分需要的.